使用精密ADC进行设计有问题?最关键的答案都在这里!
cathy -- 周四, 02/28/2019 - 09:36高分辨率Δ-ΣADC中有关噪声的十大问题
任何高分辨率信号链设计的基本挑战之一是确保系统本底噪声足够低,以便模数转换器(ADC)能够分辨您感兴趣的信号。例如,如果您选择德州仪器ADS1261(一个24位低噪声Δ-ΣADC),您可在2.5 SPS下解析输入低至6 nVRMS,增益为128 V / V的信号。
高分辨率Δ-ΣADC中有关噪声的十大问题
任何高分辨率信号链设计的基本挑战之一是确保系统本底噪声足够低,以便模数转换器(ADC)能够分辨您感兴趣的信号。例如,如果您选择德州仪器ADS1261(一个24位低噪声Δ-ΣADC),您可在2.5 SPS下解析输入低至6 nVRMS,增益为128 V / V的信号。
作者:David Robertson和Gabriele Manganaro ADI公司
简介
作者:Patrick Butler
简介
根据定义,高速模数转换器(ADC)是对模拟信号进行采样的器件,因此必定有采样时钟输入。某些使用ADC的系统设计师观测到,从初始施加采样时钟的时间算起,启动要比预期慢。出人意料的是,造成此延迟的原因常常是外部施加的ADC采样时钟的启动极性错误。
许多高速ADC的采样时钟输入具有如下特性:
STM32家族中的所有芯片都内置了逐次逼近寄存器型ADC模块.内部大致框架如下:
作者:Guy Hoover
“在依然能够获得良好 SNR 结果的情况下,最差情况的 ADC 时钟可怎样呢?”虽然从来没有客户直接向我提及这一问题,但我的确定期地被问到有关采用不适合高分辨率 ADC 的时钟源之问题。——Guy Hoover
简介
Microchip tinyAVR® 1系列控制器提供10位分辨率的模数转换器。在大多数情况下,10位分辨率已足够,但在某些情况下,需要更高的精度。可使用特殊的信号处理技术提高测量的分辨率。通过使用称为“过采样和抽取”的方法,可以实现更高的分辨率,而无需使用外部ADC。例如,使用10位ADC时,可通过过采样技术实现12位结果。
作者: ADI公司应用工程师,Umesh Jayamohan