在信号传输线上为什么要线路阻抗匹配?如何匹配?

按照传输线理论,当负载与输出不匹配时,信号的传输为非理想行波状态(驻波或反射),会出现波形失真或衰减。阻抗匹配则传输功率大,对于一个电源来讲,当它的内阻等于负载时,输出功率最大,此时阻抗匹配。最大功率传输定理,如果是高频的话,就是无反射波。对于普通的宽频放大器,输出阻抗50Q,功率传输电路中需要考虑阻抗匹配,可是如果信号波长远远大于电缆长度,即电缆长度可以忽略的话,就无须考惠阻抗匹配了。

阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了;反之则在传输中有能量损失。

在高速的设计中,阻抗的匹配与否关系到信号质量的优劣。阻抗匹配的技术可以说丰富多样,但是在具体的系统中怎样才能比较合理地应用,需要衡量多个方面的因素。例如,在系统设计中,很多采用的都是源端的串联匹配。对于什么情况下需要匹配,采用什么方式的匹配,为什么采用这种方式,以下逐一分析。例如,差分的匹配多数采用串联终端的匹配;时钟采用并联终端匹配。

1)串联终端匹配串联终端匹配的理论出发点是在信号源端阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射。

串联终端匹配后的信号传输具有以下特点:

(1)由于串联匹配电阻的作用,驱动信号传播时以其幅度的50%向负载端传播。

(2)信号在负载端的反射系数接近十1,因此反射信号的幅度接近原始信号幅度的50%。

(3)反射信号与源端传播的信号叠加,使负载端接收到的信号与原始信号的幅度近似相同。

(4)负载端反射信号向源端传播,到达源端后被匹配电阻吸收。

(5)反射信号到达源端后,源端驱动电流降为0,直到下一次信号传输。

相对并联匹配来说,串联匹配不要求信号驱动器具有很大的电流驱动能力。选择串联终端匹配电阻值的原则很简单,就是要求匹配电阻值与驱动器的输出阻抗之和与传输线的特征阻抗相等。理想的信号驱动器的输出阻抗为零,实际的驱动器总是有比较小的输出阻抗,而且在信号的电平发生变化时,输出阻抗可能不同。比如电源电压为+4.5V的CMOS驱动器,在低电平时典型的输出阻抗为37Q,在高电平时典型的输出阻抗为45Q;TTL驵动器和CMOS驱动器一样,其输出阻抗会随信号的电平大小变化而变化。因此,对TTL或CMOS电路来说,不可能有十分正确的匹配电阻,只能折中考虑。

2)并联终端匹配并联终端匹配的理论出发点是在信号源端阻抗很小的情况下,通过增加并联电阻使负载端输入阻抗与传输线的特征阻抗相匹配,达到消除负载端反射的目的。实现形式分为单电阻和双电阻两种形式。2

并联终端匹配后的信号传输具有以下特点:

(1)驱动信号近似以满幅度沿传输线传播。

(2)所有的反射都被匹配电阻吸收。

(3)负载端接收到的信号幅度与源端发送的信号幅度近似相同。

在实际的电路系统中,芯片的输入阻抗很高,因此对单电阻形式来说,负载端的并联电阻值必须与传输线的特征阻抗相近或相等。假定传输线的特征阻抗为50Q,则R值为50Q。如果信号的高电平为5V,则信号的静态电流将达到100mA。由于典型的TTL或CMOS电路的驱动能力很小,这种单电阻的并联匹配方式很少出现在这些电路中。

双电阻形式的并联匹配,也被称为戴维南终端匹配,要求的电流驱动能力比单电阻形式小。这是因为两电阻的并联值与传输线的特征阻抗相匹配,每个电阻都比传输线的特征阻抗大。考虑到芯片的驱动能力,丙个电阻值的选择必须遵循三个原则:

(1)两电阻的并联值与传输线的特征阻抗相等。

(2)与电源连接的电阻值不能太小,以免信号为低电平时驱动电流过大。

(3)与地连接的电阻值不能太小,以免信号为高电平时驱动电流过大。

并联终端匹配优点是简单易行;显而易见的缺点是会带来直流功耗:单电阻方式的直流功耗与信号的占空比紧密相关;双电阻方式则无论信号是高电平还是低电平都有直流功耗。因而不适用于电池供电系统等对功耗要求高的系统。另外,单电阻方式由于驱动能力问题在一般的TTL、CMOS系统中没有应用,而双电阻方式需要两个元件,这就对PCB板的面积提出了要求,因此不适合用于高密度印制电路板。