高速电路设计

高速电路设计必看之干货——数据线上串联电阻作用详解

无论是早期的收音机、电视机到计算机、移动通讯终端,还是目前的移动智能终端的4G/5G技术研究、人工智能、云计算、AR/VR等技术,这些技术发展无疑都对MCU、基带、FPGA等组成的这些高速电路的计算量要求越来越大,也越来越快。这些都推动着高速电路的蓬勃发展。随着电路数据速度的暴增,高速电路的学习、应用、研究也越来越难,门槛也越来越高。作为高速电路应用设计发展的工程师们必然要学习很多,同样也会遇到不少问题。

正如很多硬件工程师在看高速电路时,都会经常看到串一些小电阻,如22欧姆,但是也不是一定串。同样场合有的串,有的不串。这是为什么呢?

“芯片脚串联了很多电阻”
芯片脚串联了很多电阻

这个电阻有两个作用

第一是阻抗匹配。因为信号源的阻抗很低,跟信号线之间阻抗不匹配,串上一个电阻后,可改善匹配情况,以减少反射,避免振荡等。

专家告诉你——高速电路设计,优秀的电路设计将带来哪些改变?

ADI官网中的一个视频,关于“高速PCB的基础知识演示”,专家告诉你——高速电路设计,优秀的电路设计将带来哪些改变?

本演示将考察两组功能相同的PCB。一组采用传统的PCB设计技术,另一组使用高速PCB设计技术,结果可以观察到性能的提升。